서지주요정보
Design of an MOS shift register
서명 / 저자 Design of an MOS shift register / 정진용.
저자명 정진용 ; Chung, Jin-Yong
발행사항 [서울 : 한국과학기술원, 1976].
Online Access 제한공개(로그인 후 원문보기 가능)원문

소장정보

등록번호

4000210

소장위치/청구기호

학술문화관(문화관) 보존서고

MEE 7617

휴대폰 전송

도서상태

이용가능

대출가능

반납예정일

초록정보

A two-phase, 8-bit, p-channel, enhancement mode, MOS(metal-oxide-semiconductor) dynamic shift register, including a buffer stage that is to drive a 10 pF load, has been designed from the basic MOS transistor theories. The design goal of the shift register is 3㎒ maximum operating frequency for the basic cell and 800㎑ for the buffer for -10 volts clocks. The design procedure has been checked experimentally by actually fabricating the device and measuring the various device characteristics such as maximum and minimum operating clock frequencies, output logic levels, and clock voltage swings. Reasonable agreement has been found between the design values and actual device characteristics, which shows the usefulness of the design procedure.

MOS transistor 이론으로 부터 turn on turn off time 을 구하여 clock 전압이 -10Volt 일때 830 KHZ 까지 동작하는 shift register 를 설계하였다. 이 설계에 의한 8 -bit shift register 를 실제로 시험제작한 결과 fall time 이 설계치 0.6 μ sec 보다 약간 큰 0.8 μ sec 로 측정되었다. Input data 와 clock 간의 관계를 살폈으며, leakage 에 의한 최저동작 주파수와 duty cycle, clock 전압 및 field inversion에 의한 최대동작 주파수를 실험적으로 구하였다. 본 논문에 제시한 설계방법을 따라 1 Kbit 이상의 MOS shift register 를 설계, 제작할 수 있음을 실험적으로 확증하였다.

서지기타정보

서지기타정보
청구기호 {MEE 7617
형태사항 [ii], 46 p. : 삽도 ; 27 cm
언어 한국어
일반주기 저자명의 영문표기 : Jin-Yong Chung
지도교수의 한글표기 : 김충기
지도교수의 영문표기 : Choong-Ki Kim
학위논문 학위논문(석사) - 한국과학기술원 : 전기및전자공학과,
서지주기 참고문헌 : p. 43-44
주제 Shift registers.
Buffer storage (Computer science)
MOS 구조. --과학기술용어시소러스
시프트 레지스터. --과학기술용어시소러스
버퍼 방식. --과학기술용어시소러스
Metal oxide semiconductors.
QR CODE qr code