시그마 델타 변환기는 데이터 변환기의 일종으로서 oversampling 방식과 noise shaping 방식이 적용된 데이터 변환기 이다. 이 두가지 방식은 다른 구조에 비해 더 높은 성능을 나타내는 특징을 지니게 한다. 이 중에서 연속 시간 방식의 시그마 델타 변환기는 높은 성능과 낮은 파워소모 및 전체 시스템은 간단하게 하는데 적합한 구조라고 할수 있다. 이는 연속 시간 방식의 anti-aliasing filter 특성과 공정의 발전에 따른 낮은 전압에 적합한 구조 이기 때문이다.
이 논문에서는 FM-DAB 라디오 방송 수신기를 위한 3차 연속시간 시그마 델타 변환기에 대해 나타내었다. 여기서 루프 필터는 capacitor를 이용한 ratio로 디자인을 하였으며, 낮은 resolution을 갖는 loop 안의 quantizer와 DAC는 multi-bit을 이용하였다. 측정결과 SNDR은 약 51.8dB가 나왔고, SFDR은 약 55.3dB 파워 소모는 약 1.8mW 를 나타내었으며, 공정은 1.2V 전압을 갖는 65nm 를 이요하였다.