In this paper, we analyze the performance of a high speed bit synchronization method using charge-pump PLL circuit. In a high speed data transmission, the leakage current of loop filter and the transition time of digital circuit have an influence to the operation of the charge-pump PLL circuit. So, we propose a new model of high speed bit synchronization method using charge-pump PLL circuit with considering the leakage current and the transition time, and analyze the characteristics of the proposed model using time domain parameters. For the proposed model, performance attributes of high speed bit synchronization using charge-pump PLL circuit are derived and compared with the those of the conventional model. A numerical and HSPICE simulations show that the proposed model is valid.
Charge-Pump PLL 회로를 이용한 고속 비트 동기 방식의 성능을 분석하였다. 고속 데이타 전송에서는 루프 필터의 누설 전류와 디지틀 회로의 천이 시간이 charge-pump PLL 회로의 동작에 영향을 미친다. 본 논문에서는 charge-pump PLL 회로를 사용하는 고속 비트 동기 방식에 대해 누설 전류와 천이시간을 고려한 새로운 모델을 제안하고, 시간 영역 변수를 사용하여 그 특성을 분석한다. 수치 검증과 HSPICE 검증을 통해 제안된 모델이 타당함을 입증한다.