서지주요정보
Charge-Pump PLL 회로를 이용하는 고속 비트 동기 방식의 성능 분석 = Performance analysis of high speed bit synchronization method using charge-pump PLL circuit
서명 / 저자 Charge-Pump PLL 회로를 이용하는 고속 비트 동기 방식의 성능 분석 = Performance analysis of high speed bit synchronization method using charge-pump PLL circuit / 주범순.
발행사항 [대전 : 한국과학기술원, 1999].
Online Access 원문보기 원문인쇄

소장정보

등록번호

8010237

소장위치/청구기호

학술문화관(문화관) 보존서고

MEE 99121

휴대폰 전송

도서상태

이용가능(대출불가)

사유안내

반납예정일

리뷰정보

초록정보

In this paper, we analyze the performance of a high speed bit synchronization method using charge-pump PLL circuit. In a high speed data transmission, the leakage current of loop filter and the transition time of digital circuit have an influence to the operation of the charge-pump PLL circuit. So, we propose a new model of high speed bit synchronization method using charge-pump PLL circuit with considering the leakage current and the transition time, and analyze the characteristics of the proposed model using time domain parameters. For the proposed model, performance attributes of high speed bit synchronization using charge-pump PLL circuit are derived and compared with the those of the conventional model. A numerical and HSPICE simulations show that the proposed model is valid.

Charge-Pump PLL 회로를 이용한 고속 비트 동기 방식의 성능을 분석하였다. 고속 데이타 전송에서는 루프 필터의 누설 전류와 디지틀 회로의 천이 시간이 charge-pump PLL 회로의 동작에 영향을 미친다. 본 논문에서는 charge-pump PLL 회로를 사용하는 고속 비트 동기 방식에 대해 누설 전류와 천이시간을 고려한 새로운 모델을 제안하고, 시간 영역 변수를 사용하여 그 특성을 분석한다. 수치 검증과 HSPICE 검증을 통해 제안된 모델이 타당함을 입증한다.

서지기타정보

서지기타정보
청구기호 {MEE 99121
형태사항 viii, 79 p. : 삽화 ; 26 cm
언어 한국어
일반주기 부록 : A, SCFL로 구성한 위상 및 주파수 검출기. - B, MESFET로 구성한 차동 입력 연산 증폭기
저자명의 영문표기 : Bheom-Soon Joo
지도교수의 한글표기 : 조동호
지도교수의 영문표기 : Dong-Ho Cho
학위논문 학위논문(석사) - 한국과학기술원 : 전기및전자공학과,
서지주기 참고문헌 : p. 74-76
QR CODE

책소개

전체보기

목차

전체보기

이 주제의 인기대출도서