In general, the power supply must regulate the output voltage for a time called the 'hold-up time' even when the AC input is lost. At this time, since the link capacitor voltage decreases as the energy stored in the link capacitor is used, the DC/DC converter must be designed to operate in a wide input range to ensure a hold-up time. This paper proposes a hold-up time compensation method for phase-shifted full-bridge (PSFB) converter using a dual-active-clamp-snubber. The proposed method allows the PSFB converter to operate at the maximum duty ratio in the nominal state, and the voltage gain between the nominal state and the hold-up state is continuous. Additionally, it can be designed with a high turns-ratio, low diode voltage rating, and a small output inductor. As a result, this reduces loss due to primary side current, diode conduction loss, and loss of the output inductor, leading to high efficiency. The validity of the proposed circuit was verified with a prototype converter designed with $300 \sim 400 V$ input and $56 V/715 W$ output.
일반적으로 파워 서플라이는 AC 입력이 끊어지는 상황에서 ‘홀드업 시간’이라고 부르는 시간만큼 출력 전압을 유지해야 한다. 이 때 링크 커패시터에 저장된 에너지를 사용함에 따라 링크 커패시터 전압이 감소하기 때문에 홀드업 시간을 보장하기 위해서는 DC/DC 컨버터가 넓은 입력 범위에서 동작하도록 설계해야 한다. 본 논문은 이중-능동-클램프-스너버를 사용한 위상천이 풀브리지 컨버터에서의 홀드업 시간 보상 기법을 제안한다. 제안하는 기법으로 컨버터는 정상상태에서 0.5에 근처의 시비율로 동작하고, 정상상태에서 홀드업 상태로 전환될 때 전압 이득이 연속적이다. 또한, 높은 턴 비, 낮은 다이오드의 전압 정격, 작은 출력 인덕터를 가지도록 설계된다. 결과적으로 1차 측 전류로 인한 도통 손실, 다이오드 도통 손실, 출력 인덕터 손실을 줄여 고효율을 달성할 수 있다. 제안하는 회로의 유효성은 $300 \sim 400 V$ 입력 및 $56 V/715 W$ 출력으로 설계된 프로토타입 컨버터를 통해 검증되었다.