This work addresses challenges of vector processor implementation in integrated circuits (IC), with particular focus on power delivery network (PDN) efficiency. Due to the nature of load distribution in vector architecture, Voltage Stacking can be used to improve the overall power network efficiency. This work shows that the voltage stacking has the potential to be successfully applied in other circuits where current profiles are similar.
이 연구는 전력 공급 네트워크(PDN) 효율성에 중점을 두고 벡터 프로세서를 집적 회로에 구현시 생기는 문제점을 다룬다. 벡터 아키텍처에서 부하분포의 특성으로 인해, 전압 적층은 전체적인 전력망 효율을 향상 시키기 위해 사용될 수 있다. 본 연구는 유사한 전류 특성을 지니는 다른 회로에서도 전압 적층이 성공적으로 적용 가능함을 보여준다.