서지주요정보
Voltage stacked vector processor = 전압 적층 방식 벡터 프로세서
서명 / 저자 Voltage stacked vector processor = 전압 적층 방식 벡터 프로세서 / Michal Andrzej Gorywoda.
발행사항 [대전 : 한국과학기술원, 2022].
Online Access 원문보기 원문인쇄

소장정보

등록번호

8039886

소장위치/청구기호

학술문화관(도서관)2층 학위논문

MEE 22155

휴대폰 전송

도서상태

이용가능(대출불가)

사유안내

반납예정일

리뷰정보

초록정보

This work addresses challenges of vector processor implementation in integrated circuits (IC), with particular focus on power delivery network (PDN) efficiency. Due to the nature of load distribution in vector architecture, Voltage Stacking can be used to improve the overall power network efficiency. This work shows that the voltage stacking has the potential to be successfully applied in other circuits where current profiles are similar.

이 연구는 전력 공급 네트워크(PDN) 효율성에 중점을 두고 벡터 프로세서를 집적 회로에 구현시 생기는 문제점을 다룬다. 벡터 아키텍처에서 부하분포의 특성으로 인해, 전압 적층은 전체적인 전력망 효율을 향상 시키기 위해 사용될 수 있다. 본 연구는 유사한 전류 특성을 지니는 다른 회로에서도 전압 적층이 성공적으로 적용 가능함을 보여준다.

서지기타정보

서지기타정보
청구기호 {MEE 22155
형태사항 iv, 42 p. : 삽도 ; 30 cm
언어 영어
일반주기 저자명의 한글표기 : 고르보다 미하우 안제이
지도교수의 영문표기 : Wanyeong Jung
지도교수의 한글표기 : 정완영
학위논문 학위논문(석사) - 한국과학기술원 : 전기및전자공학부,
서지주기 References : p.39-40
주제 Voltage stacking
Charge recycling
power delivery network efficiency
vector processor
전압 적층 방식
전하 재활용
전력 전달 네트워크 효율
벡터 프로세서
QR CODE

책소개

전체보기

목차

전체보기

이 주제의 인기대출도서