A reconfigurable low-dropout regulator (LDO) is proposed to achieve high current efficiency and fast transient response simultaneously for a wireless sensor network (WSN) system. A single transistor-controlled flipped voltage follower (STC-FVF) based reconfigurable LDO architecture is newly introduced to satisfy stable operation for both sleep mode and transceiver mode. It proposes 1) a switching network which selects whether to activate the light load regulator (LL-regulator) or the heavy load regulator (HL-regulator) depending on the load current, 2) an LL-regulator with a gain boosting loop achieving 93.8% current efficiency, and 3) an HL-regulator with an adaptive level-shifting impedance attenuation buffer (IAB) achieving 0.672 ns transient response. The proposed LDO is implemented in the 65-nm CMOS process showing a power supply rejection (PSR) performance of -59 dB at 10 kHz, and -21 dB at 20 MHz for accurate sensing in sleep mode and stable wireless body area networks (WBAN) operation respectively
무선 센서 네트워크 시스템을 위한 고효율 고속 응답을 동시에 지원 가능한 가변적 구조의 선형 레귤레이터를설계하였다. 단일 트랜지스터 제어 플립 전압 팔로워를 바탕으로 한 선형 레귤레이터를 새롭게 제안하였다. 먼저, 부하 전류에 따라 경부하 및 중부하용 레귤레이터를 선택적으로 활성화시키는 스위칭 네트워크로대기 모드 및 통신 모드에서의 안정적인 동작이 가능하다. 둘째로, 게인 부스팅 루프를 추가한 경부하용레귤레이터는 99.8%의 전류 효율을 달성하였다. 셋째로, 로드 적응형 임피던스 감쇄 버퍼를 포함한 중부하용 레귤레이터는 0.672 ns의 고속 응답을 가진다. 제안된 선형 레귤레이터는 10kHz의 대역폭에서 -59dB, 20MHz 대역폭에서 -21dB의 입력 전압 리플 제거율을 보이며 무선 센서 네트워크 시스템에 활용 가능하다.