In recent years, a number of high speed digital signal processing devices or general microprocessors, and high capacity memory devices have been developed with the aid of VLSI technology. Hence the trend in the design of image processing and graphics workstation is to use high speed signal digital processing processors or general microprocessors, and large amount of memory devices. Based on this tendency, we have designed low hardware cost and high performance workstation. To achieve high performance image processing and graphics workstations, we use parallel processing scheme which is a growing technology with the potential to give virtually unlimited computational power, provided that effective parallel software development and application techniques and tools can be produced to be able to take advantage of such potential.
The most important part of the architecture of a parallel processing system is its interconnection network. We propose the bus-based parallel processing architecture for high performance image processing and graphics workstation. The proposed parallel processing architecture with reconfigurable dual bus for the proposed routing algorithm has been simulated to show that the parallel image processing system can provide the desired performance.
최근들어 급속히 발전하는 반도체 산업과 더불어 고속의 Image processing이 가능한 Imaging and graphics workstation의 발전과 더불어 이에 대한 수요가 증가하고 있다. "One picture is worth a thousand words"라는 격언은 오래전부터 Image processing의 중요성을 제시하고, 오늘날의 이러한 추세를 예견하지 않았나 생각한다.
종래의 제한된 I/O mechanism을 가지는 Computer에서 우리가 접하는 영상을 실시간으로 처리하기에는 Data가 너무나 크고 복잡하다.
이러한 영상처리 문제를 해결하는 여러가지 방법중 Parallelism을 구현하기 위한 새로운 Computer architecture를 제안하고 이에 대한 성능을 평가하여 영상처리에 적합한 Computer architecture 찾는 것이 연구 목적이다.
영상 Data의 Spatial Locality를 고려하여 제안한 Reconfigurable Dual Bus System에 대한 Routing Algorithm을 제시하고 제안한 병렬 영상처리 시스템의 성능 평가를 위해 Simula로 Programming을 하고 이에 들어가는 System Parameter들이 타당성을 규명하고, Simulation 결과에 대하여 평가하여 이들 결과를 토대로 고속의 병렬 영상 처리 Workstation을 개발하는데 있다.