서지주요정보
디지털 합성 가능한 전류구동 DAC 디자인을 위한 방법론 = Design methodology for synthesizable current steering DAC
서명 / 저자 디지털 합성 가능한 전류구동 DAC 디자인을 위한 방법론 = Design methodology for synthesizable current steering DAC / 김진광.
발행사항 [대전 : 한국과학기술원, 2016].
Online Access 원문보기 원문인쇄

소장정보

등록번호

8029141

소장위치/청구기호

학술문화관(문화관) 보존서고

MEE 16030

휴대폰 전송

도서상태

이용가능(대출불가)

사유안내

반납예정일

리뷰정보

초록정보

As need of developing various applications increases, it needs to design new Integrated Circuit(IC)s for applications. However, to design the IC, billions of transistors should be placed and routed properly. And thus, a designer has to spend a lot of time on layout of new IC. If a designer applies synthesis skill to designs of IC, speed of developing new IC will improve. However, digital synthesis was basically developed for the design of digital circuit. Therefore, there are many limitations to design analog circuits using synthesis. In synthesis, standard cells are applied to design circuits, but standard cells are provided from foundry and its size are fixed by the foundry. Since it is hard to trim the size of transistor, it is difficult to design analog circuits. And thus, this work suggests how to design an analog circuit of digital to analog converter(DAC). Moreover, when layout paths are routed by using synthesis, there is much layout mismatch on data and clk layout paths. So, to reduce layout mismatch, proper DAC architecture should be applied. In this work, proper DAC architectures for synthesis are searched and developed to minimize layout mismatch. Synthesis has advantages of not only reducing layout time, but also reconfigurability. So, in this work, proper synthesis codes are described in order to achieve the reconfigurability. the work shows 6bit, 7bit and 8bit DAC using the codes. post-layout simulation result shows SFDR performance at 500MS/s conversion rate and low frequency $F_{in}$ which are 48dB in 6bit DAC, 52dB in 7bit DAC and 58dB in 8bit DAC. Plus, the SFDR performance at Nyquist input frequency shows 44dB, 49dB and 55dB in each DAC.

다양한 application 개발의 필요성이 증가됨에 따라, 그에 맞는 새로운 IC 개발이 필요로 하다. 하지만, 새로운 IC를 디자인하기 위해서는 수백만 개의 트랜지스터들이 알맞은 위치에 배치되고 연결되어야 한다. 그러므로 디자이너는 새로운 IC를 개발 할 때 많은 시간을 layout 시간에 할애 하여야 한다. 이러한 이유로 디자이너가 synthesis 기술을 사용한다면, 새로운 IC를 개발하는 시간을 줄일 수 있다. 하지만, digital synthesis 본래 digital circuit을 디자인하기 위해 개발되었다. 그러므로 synthesis를 이용하여 analog circuit을 디자인하기에는 많은 제약들이 있다. Synthesis에서는 공정에서 제공되는 standard cell을 사용하여 circuit을 design 한다. standard cell들은 사이즈가 이미 정해져서 공정회사로부터 제공 된다. 그렇기 때문에 트랜지스터의 사이즈를 조절하기가 어려워, 사이즈 조절이 필요한 analog circuit design이 힘들다. 그런 이유로 본 연구에서는 Digital to Analog Converter(DAC)의 analog circuit부분을 디자인하는 방법을 제안하였다. 또한, synthesis를 이용하여 layout을 할 때, CLK 과 DATA path에 layout mismatch가 발생한다. 이러한 mismatch는 DAC 성능을 저하시키기 때문에, mismatch를 줄일 수 있는 적절한 DAC 구조를 사용해야 한다. 본 설계에서는 mismatch를 줄일 수 있는 DAC구조를 조사하고 synthesis 하기에 더욱 적합하도록 발전시켰다. 그리고 synthesis는 앞서 말한 layout 시간을 줄 일 수 있을 뿐만 아니라, 다형성의 장점이 있다. 다형성이란 작성된 한 가지 코드로 다양한 Resolution의 DAC을 design 할 수 있는 것이다. 그래서 본 설계에서는 이런 다형성의 장점을 얻기 위한 코드를 작성하였다. 그 결과 6bit, 7bit 그리고 8bit DAC를 디자인하였고, 각 각의 DAC의 post-layout simulation 결과, 500MS/s의 conversion rate 기준으로 low frequency Fin에서의 SFDR은 6bit은 48dB, 7bit은 52dB 그리고 8bit은 58dB 성능을 보여준다. 그리고 Nyquist input frequency에서는 각각 44dB, 49dB 그리고 55dB 성능을 갖는다.

서지기타정보

서지기타정보
청구기호 {MEE 16030
형태사항 v, 44 p. : 삽화 ; 30 cm
언어 한국어
일반주기 저자명의 영문표기 : Jin-Gwang Kim
지도교수의 한글표기 : 류승탁
지도교수의 영문표기 : Seung-Tak Ryu
학위논문 학위논문(석사) - 한국과학기술원 : 전기및전자공학부,
서지주기 참고문헌 수록
QR CODE

책소개

전체보기

목차

전체보기

이 주제의 인기대출도서