서지주요정보
High-speed low - power LVDS interface schemes for COG applications in flat panel display = COG에 적용한 평판 디스플레이용 고속 저전력 LVDS 인터페이스 회로 설계
서명 / 저자 High-speed low - power LVDS interface schemes for COG applications in flat panel display = COG에 적용한 평판 디스플레이용 고속 저전력 LVDS 인터페이스 회로 설계 / 천윤희.
발행사항 [대전 : 한국과학기술원, 2008].
Online Access 원문보기 원문인쇄

소장정보

등록번호

8024199

소장위치/청구기호

학술문화관(문화관) 보존서고

MEE 08130

휴대폰 전송

도서상태

이용가능(대출불가)

사유안내

반납예정일

리뷰정보

초록정보

Abstract This thesis focuses on high-speed low-power LVDS Interface schemes for COG Applications in Flat Panel Display. Driver structure and receiver structure are proposed and designed to enhance data speed and reduce power consumption. The proposed circuits are designed and simulated using a 0.35-um 3.3-V CMOS process. Two kind of LVDS drivers are proposed in this thesis. First, a driver with a transient enhancement block drivers the COG lines for a short time with large current when the input signal changes its bit information. Therefore, the driver can provide a higher data rate than conventional drivers with constant current. Another type of driver has two enhancement blocks with different time constants, so the data rate can be more increased. The total power consumption of the driver is about 5.36mW at a maximum data rate of 1.5Gbps. The receiver consists of a rail-to-rail preamp and comparator. The proposed receiver can detect an input line signal with small amplitude of 40mV at a data rate of 2Gbps. With the use of the proposed driver and receiver, the maximum skew is maintained below 50ps at a data rate less than 1.5Gbps

이 논문은 COG(Chip-on-glass) 방식에 적용한 평판 디스플레이용 고속 저전력 LVDS 용 인터페이스 회로에 관한 것이다. 드라이버와 리시버 구조는 데이타 속도는 높이고 파워 소비는 낮추기 위해 설계 되었다. 이 논문에서 제안된 회로는 0.35um 3.3V CMOS 공정에서 설계 되고 시뮬레이션 하였다. 이 논문에서 2가지 종류의 LVDS 드라이버가 제안되었다. 첫번째로 과도 상태 향상 블락을 가진 드라이버를 제시했다. 입력 신호가 비트 정보를 바꿀 때에 기능을 향상시키는 블락이 짧은 시간에 많은 전류를 COG 라인으로 구동할 수 있다. 그러므로, 일정한 전류가 흐르는 현재의 드라이버보다 더 빠른 데이타 전송속도를 제공해 줄 수 있다. 다른 형태의 드라이버는 서로 다른 시정수를 가지는 2개의 기능을 향상시키는 블락을 가지고 있어서, 데이타 전송속도가 더 증가될 수 있다. 드라이버의 총 파워 소비는 최대 데이타 전송속도인 1.5Gbps에서 약 5.36mW이다. 수신기는 rail to rail 프리앰프와 비교기로 구성되어 있다. 제안된 수신기는 2Gbps의 데이타 전송속도에서 크기가 40mV의 작은 신호도 입력 라인에서 검출할 수 있다. 제안한 드라이버와 수신기를 사용하면, 데이타 전송속도가 1.5Gbps보다 작을 때에 최대 skew를 50ps보다 더 낮게 유지할 수 있다.

서지기타정보

서지기타정보
청구기호 {MEE 08130
형태사항 55 p. : 삽화 ; 26 cm
언어 한국어
일반주기 저자명의 영문표기 : Yun-Hee Chun
지도교수의 한글표기 : 조규형
지도교수의 영문표기 : Gyu-Hyeong Cho
학위논문 학위논문(석사) - 한국과학기술원 : 전기및전자공학전공,
서지주기 참고문헌 수록
QR CODE

책소개

전체보기

목차

전체보기

이 주제의 인기대출도서