데이터 통신에 사용되는 modulator 는 그 특성상 고속의 데이터를 전송해야 하므로, 고속에서 동작하는 D/A converter를 필연적으로 요구한다. 이에 더불어 최근에 대두되는 멀티미디어 기계들의 발달로 고품질의 영상정보에 대한 요구가
커지면서 이러한 고품질의 정보를 높은 주파수로 전송할 수 있는 data converter에 대한 필요성이 대두되어 왔다. D/A converter 의 경우 l00MHz 이상의 고속에서 l0bit 이상의 높은 resolution 을 갖는 제품이 이미 상용화 되어있다. 하지만 이러한 제품의 대부분이 BiCMOS 공정을 이용한 경우이기 때문에 Digital CMOS로 구현된 고속 converter 를 제작하는 것은 무척 중요한 과제 중의 하나이다. 이에 이 논문에서는 고속동작에 적합한 전류 셀 Matrix를 기본으로 하여, 고속동작과 높은 선형성의 확보를 위해 6-4 segmentation 방식의 D/A converter 를 제안하였다. 이 경우, MSB Matrix 의 기본 전류가 16LSB 의 크기를 가지므로, 만일 4bit 의 LSB 를 지금까지 와 같은 방법대로 binary-weighted 방식으로 제작하면 선형성의 확보에 문제가 생기게 되어, 지금까지의 많은 논문은 8-2 방식 또는 7-3 방식, l0bt fully segmented 방식 등을 사용하였는데, 이와 같이 segmentation ratio 를 증가 시키면 선형성은 확보되나, 그 면적과 전력소모, 그리고 많은 스위치를 계속적으로 동작시킴으로 인한 distortion 등으로 glitch 특성과 속도면에서 많은 문제점을 안고 있었다. 이에 본 논문에서는 4bit LSB 블락 역시 전류 셀 Matrix 방식으로 구현 함으로써 이러한 선형성과 스피드의 문제를 동시에 해결하였다. 또한 새롭게 제안된 전류 셀을 이용하여 출력의 glitch를 최소화 하였는데 이 결과 1.34pV.s 라는 아주 작은 Glitch performance를 얻을 수 있었다. 설계된 회로는 schematic 수준의 simulation 을 거쳐서 LG 0.6um full custom technology를 이용하여 Layout 을 행하였으며 post-layout simulation 을 통해 본 회로의 동작을 검증 하였다. 제안된 회로의 동작 주파수는 최고 200Mhz 까지 가능하며 l0bit 의 resolution을 보장한다. 주파수 영역에서 본 SFDR 은 71dB 로 계산되었다. 제안된 회로는 케이블 모뎀등에 사용되는 modulator 와 여러 video application 에 맞도록 제작 되었으며 output driver 없이 직접 50 - 75Ω 의 저항을 이용하여 termination 하게 했다.